Fractional-N クロック・シンセサイザーおよびマルチプライア

CS2600は、プログラム可能な位相同期ループ (PLL) を組み込んだシステム・クロッキング・デバイスです。ハイブリッド・アナログ/デジタルPLLアーキテクチャは、デルタシグマ・フラクショナルN型アナログPLLおよびデジタル周波数同期ループ (FLL) で構成されています。CS2600は、安定したタイミング基準クロックからの周波数合成とクロック生成を可能にします。デバイスは、50 Hzという低周波数でノイズの多いクロック基準から低ジッタ・クロックを生成できます。内部発振器はタイミング基準クロックを提供できるため、外部コンポーネント要件を削減できます。CS2600では、I2CおよびSPIモードをサポートする制御インターフェイスを使用して構成できます。このデバイスは、プルアップ/プルダウン抵抗を使用してハードウェア制御モードで構成することもでき、システム・ソフトウェアのオーバーヘッドを削減します。

CS2600は、PLL出力信号から派生するBCLKおよびFSYNC出力をサポートします。すべてのクロック出力は、クロック入力ソースと位相整合できます。自動レートコントロール (ARC) 機能は、クロック入力周波数を検出し、必要な出力のPLL比を設定します。ARCは、基準周波数の変更によるシームレスな遷移をサポートします。BCLKおよびFSYNC出力は、該当する比率を維持するために自動的に調整されます。

CS2600には、起動時にデフォルトの動作設定をロードするための内蔵OTPメモリが搭載されています。OTPメモリは、複数のプログラミング・サイクルをサポートするように最適化および管理されています。CS2600は、単一の1.8 Vまたは3.3 Vの電源で動作できます。このデバイスは、高性能と低消費電力を兼ね備えています。

CS2600は、-40°C~+85°Cの温度で動作する商用グレードの16ピンQFNパッケージで提供されています。このデバイスは、-40°C~+105°で動作するAEC-Q100認定のグレード2パッケージでも使用できます。

イノベーションが響くROCKS® エンジニアリングを追求したROCK® CIRRUS® CIRRUS ROCKS®

特長

  • 高性能アナログ/デジタルPLL
  • デルタシグマ・フラクショナルN型アナログPLLを組み込んだクロック周波数シンセサイザ
    • 6~75 MHzのタイミング基準 (REF_CLK_IN) から低ジッタ 8~75 MHzのクロック (CLK_OUT) を生成
  • ハイブリッド・アナログ/デジタルPLLを使用したフラクショナル・クロック・マルチプライアおよびジッタ低減
    • 低ジッタ 6~75 MHz クロック (CLK_OUT0 を生成、50 Hz~30 MHz 低品質または間欠的な周波数基準 (CLK_IN) に同期
  • 柔軟なタイミング基準ソース
    • 外部クロックまたは外部水晶
  • 優れたパフォーマンス
    • 高分解能PLL比 (1 PPM)
    • 40 psRMSの周期ジッタ
    • 内部基準による35 psRMS周期ジッタ
  • 間欠的な入力から生成されるグリッチなしのクロック出力
  • デジタル・オーディオ・アプリケーション用のBCLKおよびFSYNC出力(CLK_OUTから派生)
    • CLK_IN 周波数基準との位相アライメント
  • デジタル・オーディオ・アプリケーション向けの自動レート制御 (ARC)
    • CLK_IN周波数基準の変更によるシームレスな移行
  • 統合されたワンタイム・プログラマブル (OTP) メモリを使用した、顧客によるプログラム可能なスタートアップ構成
  • ハードウェアとソフトウェアの制御モード
    • I2C/SPI制御ポート
    • ホスト・プロセッサ不要のハードウェア制御
  • 構成可能な補助クロック/ステータス出力
  • ボード面積の省スペース化
    • 外部のアナログ・ループ・フィルタ・コンポーネントなし
  • 単一電源動作、1.8 Vまたは3.3 V

パラメトリック仕様

ホスト・インターフェース true
ワンタイム・プログラマブル true
周波数合成/クロック・ジェネレータ true
クロック・マルチプライア/ジッタ除去 true
電源 (V) 1.8;
3.3
入力周波数レンジ 50 Hz~30 MHz
基準周波数レンジ(MHz) 8~75
出力周波数レンジ(MHz) 6~75
パッケージ 16ピンQFN

技術文書

CS2600 Product Data Sheet

Nov 1, 2024, DS1346A4 : 2.5 MB

CDB-CLOCKING-MB Schematic and Block Diagram

Jun 1, 2024, CDB-CLOCKING-MB-REV-B : 715KB

CS2600 OTP Programming Guide

Sep 1, 2024, AN0650R1 : 1.7 MB

CDB-CLOCKING User Guide

Jun 1, 2024, DS1386DB1 : 2.7 MB

CS2600 Migration Document

May 1, 2024, AN0632R1 : 149 KB

CS2XXX Device ID Compatibility

Mar 1, 2024, AN0626R1 : 90 KB

プレス・リリース

2024

12 月 5 日

Cirrus Logic、車載オーディオおよびプロ・オーディオ・システムのタイミングを再定義

次世代タイミング・デバイスは、既存のすべてのCirrusタイミング・デバイスにシームレスなアップグレードを提供し、高いパフォーマンスを実現

詳細

包括的なソリューション